Juan-Luis Posadas Yagüe, Antonio Robles Martínez
El presente trabajo ilustra una metodología para la enseñanza del procesador multiciclo a alumnos de primer curso de los estudios de Informática. Dicha metodología consiste en el diseño estructural de una Ruta de Datos basada en la utilización de buses y lógica triestado para, posteriormente, determinar las fases necesarias en la ejecución de las instrucciones en dicha Ruta de Datos. Asimismo, se diseña el circuito de control cableado que permite la ejecución de cada instrucción en varios ciclos de reloj. Mediante el uso de herramientas de desarrollo de presentaciones animadas, se describen un conjunto de animaciones didácticas que presentan de“forma sencilla y visual la ejecución en varios ciclos de reloj de cada una de las Instrucciones. El objetivo de dicho material es facilitar la. exposición y comprensión del tema en el “aula | así como el estudio posterior que el alumno realiza. Esta metodología se aplica en la asignatura de Estructura de Computadores 1 de las titulaciones de Informática de la UPV, dentro del marco del Proyecto de Innovación Educativa n° 135 [1].
© 2008-2024 Fundación Dialnet · Todos los derechos reservados