Las interferencias de crosstalk producidas entre líneas de interconexión pueden reducirse aplicando técnicas tolerantes [1,2] como son las técnicas diferenciales [3, 4, 5]. En este trabajo se presentan un circuito diferencial CMOS que presenta un elevado grado de tolerancia al ruido común y diferencial, reduciendo notablemente las interferencias de crosstalk capacitivo. El circuito se ha modelado con parámetros CMOS de 1.2um de ES2.
© 2008-2024 Fundación Dialnet · Todos los derechos reservados